Skip to content

Latest commit

 

History

History
50 lines (43 loc) · 4.37 KB

pio.md

File metadata and controls

50 lines (43 loc) · 4.37 KB

Устройство передачи информации

Установка микросхемы в режим устройства передачи информации производится подачей на вывод RC0 напряжения высокого уровня, а на вывод RC1 низкого.

Условное графическое обозначение в режиме передачи информации

Symbol

Структурная схема для режима передачи информации

Structure

Назначение выводов в режиме передачи информации

Номер Название Конфигурация Назначение
1 RC1 Вход Вход выбора режима 1 (низкий)
2 RC0 Вход Вход выбора режима 0 (высокий)
3-8,35,36 B0-B7 Вход Вход данных B0-B7
9-16 nC0-nC7 Вход/Выход Вход-выход данных канала nAD0-nAD7
17-20,22-25 D0-D7 Выход Выход данных D0-D7
21 GND Питание Нулевой потенциал (земля)
26-33 A0-A7 Вход Вход данных A0-A7
34 nR Вход Вход сброса данных
37 nCD Вход Вход разрешения выдачи данных D
38 nCB Вход Вход разрешения выдачи данных B
39 nCOM Вход Вход инвертирования данных
40 nST Вход Вход записи данных
41 nCA Вход Вход разрешения выдачи данных A
42 VCC Питание Потенциал +5В (источник питания)

Функциональное описание

С помощью управляющих сигналов nCA и nCB входная информация A0—A7 и B0-B7 соответственно передается на двунаправленные выводы nC0-nC7 в зависимости от сигнала nCOM в прямом (низкий уровень на входе nCOM) или инверсном виде (высокий уровень на входе nCOM). Схема приоритетов между входами nCA и nCB не реализована, при наличии на данных входах низкого уровня одновременно данные будут объединены по функции логическое ИЛИ. Также, наличие активного сигнала низкого уровня на одном из входов nCA или nCB разрешает работу выходов nC0-nC7, иначе последние находятся в высокоимпедансном состоянии и выводы nC0-nC7 работают только как информационные входы для буферного регистра.

Сигналом nST низкого уровня информация с выводов nC0—nC7 (независимо от того в каком режиме они находятся - вход или выход, разрешенный активными низкими уровнями на nCA/nCB) записывается в буферный регистр, откуда с помощью сигнала nCD выдается на выводы D0—D7 в зависимости от сигнала nСОМ в прямом или инверсном виде. Выходы D0-D7 всегда разрешены, при высоком уровне на входе nCD на них выдается низкий уровень (при высоком уровне на входе nCOM) или высокий уровень (при низком уровне на входе nCOM).

Сигнал низкого уровня на входе nR обнуляет буферный регистр.